Docsity
Docsity

Prepara tus exámenes
Prepara tus exámenes

Prepara tus exámenes y mejora tus resultados gracias a la gran cantidad de recursos disponibles en Docsity


Consigue puntos base para descargar
Consigue puntos base para descargar

Gana puntos ayudando a otros estudiantes o consíguelos activando un Plan Premium


Orientación Universidad
Orientación Universidad

Examen de Estructura y Tecnología de Computadores II de la Universitat de Girona - Prof. B, Exámenes de Arquitectura de ordenadores

Este documento contiene el examen de la asignatura estructura y tecnología de computadores ii de la universitat de girona correspondiente al bloque 1 y 2, del curso 1er, del año académico 2010/2011. El examen consiste en preguntas de respuesta múltiple sobre temas relacionados con la arquitectura de computadores, incluyendo conceptos como la unidad de control, la unidad de proceso, memoria y buses, y la máquina simplificada (ms).

Tipo: Exámenes

2010/2011

Subido el 30/04/2011

hax14
hax14 🇪🇸

2 documentos

1 / 5

Toggle sidebar

Documentos relacionados


Vista previa parcial del texto

¡Descarga Examen de Estructura y Tecnología de Computadores II de la Universitat de Girona - Prof. B y más Exámenes en PDF de Arquitectura de ordenadores solo en Docsity! Universitat de GIRONA Grau d’Enginyeria Informàtica. Curs: 1er 2010/2011 31 de maig de 2011 Estructura i Tecnologia de Computadors 2 Examen maig. BLOC 1 Nom i cognoms: ..................................................................................................................................... ............................. PROVA DE TEST (Bloc 1) Contesteu les preguntes en els quadres següents. Cada resposta mal contestada descompta ¼. Per tal d’aprovar aquest bloc de la màquina senzilla cal treure una nota igual o superior a 3.5 en el test i en els problemes. El total del bloc ha de ser igual o superior a 5. Pregunta 1 2 3 4 5 6 7 8 9 10 Resposta Les notes es publicaran a la pàgina web de l’assignatura. Ja us avisarem del dia i hora en què farem la revisió de l’examen. 1.- Quina de les modificacions software presentades a continuació s’ajusta a la següent especificació de nova instrucció de la MS. (l’etiqueta a especifica font i b destí) DUP F,D (D) 2 * (F) FZ 2 * (F) =0? a) ADD a,b b)ADD a,b c) ADD a,b d)ADD b,b e) MOV a,b ADD a,b ADD b,b MOV a,b MOV b,a ADD b,b 2.- Donat el següent vector de sortida de la unitat de control de la màquina senzilla: MX1, MX0, ALU1, ALU0, L'/E, PC@+1, IRM, AM, BM, FZZ = ( 0 0 0 0 0 1 1 0 0 0 ) corresponent a un estat Si, quina de les següents accions es realitza? a) Una escriptura de resultats a memòria. b) Verificació del flag de zero. c) Lectura de la instrucció des de memòria i càrrega al registre IR. d) Lectura del primer operand des de memòria i càrrega al registre A. e) Lectura del primer operand des de memòria i càrrega al registre B. 3.- Quants accessos de lectura i escriptura a memòria es faran al executar aquest fragment de codi. INICI: ADD a,b MOV b,c CMP a,c a) 3 i 3 b) 8 i 3. c) 8 i 2. d) 7 i 3. e) 7 i 2. 4.- S’ha dissenyat una Unitat de Control que té un graf d’estats simplificat amb 32 estats diferents. Cada un dels estats té associat un vector de sortida de 8 senyals de bit. El sistema presenta 3 bits d’entrada, que son els que fan canviar d’estat. Es vol implementar la nova Unitat de Control utilitzant una memòria ROM i biestables del tipus T. Quin és el nombre mínim de bits que ha de tenir el Bus de Dades de la memòria ROM ? a) 13 bits b) 8 bits c) 11 bits d) 35 bits e) 14 bits. 5.- Imagineu que volem substituir la memòria de la MS1 per una altra de 128 paraules de 24 bits. Aleshores: a) El bus d’adreces haurà de tenir més bits. b) El multiplexor d’adreces de la Unitat de Procés haurà de tenir més de 4 entrades. c) Els registres A i B no queden afectats. d) Serà necessari canviar el repertori d’instruccions e) El bus de dades haurà de tenir més bits. 6.- Suposem un programa carregat a la memòria de la MS1. Suposem que el PC apunta a la posició etiquetada com inici i que a la posició a hi ha el número 127 i que a la posició c hi ha el número 1. Quantes vegades s’executarà la instrucció que ocupa la posició per? inici: MOV c,b per: ADD c,b CMP a,b BEQ per a) 1 b) 2 c) 3 d) 4 e) infinites. 7.- A quina instrucció en llenguatge màquina equival 0303H ? a) MOV 3, 3 b) ADD 3, 3 c) No equival a cap instrucció de MS d) BEQ 3 e) ADD 6, 3 8.- Quans accessos a memòria i quans cicles de rellotge son necessaris per a executar la instrucció MOV F,D en la 1a versió de la MS (la que no hi ha estats simplificats)? a) 5 cicles de rellotge i 5 accessos a memòria b) 5 cicles de rellotge i 4 accessos a memòria c) 4 cicles de rellotge i 4 accessos a memòria d) 4 cicles de rellotge i 3 accessos a memòria e) 3 cicles de rellotge i 3 accessos a memòria 9.- Quina de les següents afirmacions és certa? a) En una unitat de control microprogramada les diferents microinstruccions estan formades per conjunts d’instruccions que pertanyen al repertori d’instruccions del computador b) La unitat de control està formada per la unitat aritmètico-lògica (ALU) i els registres c) El bus d’adreces d’un computador normalment és unidireccional, i el genera la CPU cap a la resta de blocs del computador d) La unitat de procés d’un computador està formada per la unitat central de procés (CPU) i la unitat de control e) El bus de dades d’un computador normalment és unidireccional, i el genera la memòria cap a la resta de blocs del computador 10.- Quina d'aquestes afirmacions és falsa en la màquina microprogramada que hem treballat a classe? a) Porta un seqüenciador a la UC. b) Porta un seqüenciador a la UP. c) El seqüenciador porta un micro comptador de programa.
Docsity logo



Copyright © 2024 Ladybird Srl - Via Leonardo da Vinci 16, 10126, Torino, Italy - VAT 10816460017 - All rights reserved